金融與科技跨領域交流:RISC-V處理器與積體電路設計應用商機研習班

課程時數

6小時

課程簡介

參加過許多研討會,常常被積體電路設計與處理器、記憶體相關的專有名詞困擾嗎?什麼是EDA tool、VHDL?什麼是邏輯閘(Gate)?什麼是Soft IP、Film IP、Hard IP?CPU、MPU、DSP、GPU、MCU、FPGA、ASIC到底有什麼差別?為什麼加密貨幣採礦與人工智慧運算適合使用GPU、FPGA、ASIC?Google與Intel專為人工智慧發展的TPU與VPU又是什麼?ARM、MIPS、RISC-V這些處理器架構有什麼不同?由於不同的處理器構架各有優缺點,未來這些不同架構的處理器如何整合成「異質多核心」處理器?RISC-V具有開放架構、免費授權、易客製化、生態整合、低功耗與低成本的特性,是未來ARM的強勁對手,對處理器設計圖授權(IP license)產業的未來會造成什麼樣的影響?
本課程結合產業科技創新應用認證,協助「跨領域」的商務人士徹底了解積體電路設計與處理器、記憶體的架構應用,機會難得,歡迎踴躍報名!!

**【知識力產業科技創新應用認證】測驗(80分以上由知識力科技授予證書,自由參加)**

日期時間講授內容教席地點
01/08(三) 18:30~21:30 本課程介紹ARM與RISC-V等處理器的基本架構與未來發展
1.積體電路的設計流程:系統設計、邏輯設計、實體設計
2.電子設計自動化(EDA)與硬體描述語言(VHDL與Verlog)
3.記憶體簡介:DRAM、SDRAM、DDR、NOR flash、NAND flash
4.處理器的指令(Instruction)與指令集架構(ISA:Instruction Set Architecture)
5.處理器的硬體與軟體架構(Hardware & Software Architecture)
曲建仲
知識力科技(股)公司執行長
本會403教室
台北市南海路3號4樓
01/15(三) 18:30~21:30 6.處理器的種類與特性(CPU、MPU、DSP、GPU、MCU、FPGA、ASIC)
7.處理器的未來:異質多核心:以Nvidia Tegra 4與Xillinx ACAP為例
8.ARM Cortex與RISC-V處理器的架構與差異
9.處理器設計圖授權(IP license)的授權模式與產業現況
【知識力產業科技創新應用認證】測驗(80分以上由知識力科技授予證書,自由參加)
曲建仲
知識力科技(股)公司執行長
本會403教室
台北市南海路3號4樓